PCB Layout之EMMC_Flash走線總結@@@
PCB Layout之EMMC_Flash走線總結
1,數據線DATA[0-7]走線要(基本)等長(含芯片內部線長),線要短,線間距控制3W原則,參考面要完整(參考面下面最好不要走其它高速信號線),阻抗要控制50歐姆(不可小于10%)。
2,時鐘線EMMC_CLK(基本)要和數據線等長,要包地處理,參考面要完整(參考面下面最好不要走其它高速信號線),阻抗要控制50歐姆(不可小于10%)。
3,控制線EMMC_RST,EMMC_CMD,EMMC_DQS信號線(基本)要和數據線等長,線要短,線間距控制3W原則,參考面要完整(參考面下面最好不要走其它高速信號線),阻抗要控制50歐姆(不可小于10%)。
4,此點要牢記::
A, EMMC的型號版本有區別,要確認好自已使用的版本,要確認好原理圖的封裝和PCB的封裝的PIN管腳編號和管腳定義要一一對應。
B, EMCC的所有信號線不可走在 RFU & VFS的管腳上,且RFU & VFS的管腳最好加上測試點。
若按以上要求來處理EMMC Flash走線,基本不會出線異常。
浙公網安備 33010602011771號